Elementos fundamentales

Colección de productos
Estado
Launched
Fecha de lanzamiento
2009
Litografía
60 nm

Recursos

Elementos lógicos (LE)
109000
Bucles con bloqueo de fase de tejido y E/S (PPL)
8
Memoria integrada máxima
5.49 Mb
Bloques de procesamiento de señal digital (DSP)
280
Formato de procesamiento de señal digital (DSP)
Multiply
Controladores de memoria física
No
Compatibilidad con memoria externa (EMIF)
DDR, DDR2, SDR

Especificaciones de E/S

Cantidad máxima de E/S de usuario
475
Compatibilidad con normas de E/S
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, Differential SSTL, Differential HSTL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS, PPDS
Pares LVDS máximos
118
Transceptores NRZ máximos
8
Velocidad de datos NRZ máxima
3.124 Gbps
Dirección IP física de protocolo de transceptor
PCIe Gen1

Tecnologías avanzadas

Seguridad de Bitstream FPGA
No
Convertidor de análogo a digital
No

Especificaciones de paquete

Opciones de embalaje
F484, F672, F896

Información complementaria

URL de información adicional