Elementos fundamentales

Colección de productos
FPGA Stratix® V E
Estado
Launched
Fecha de lanzamiento
2010
Litografía
28 nm

Recursos

Elementos lógicos (LE)
952000
Módulos lógicos adaptables (ALM)
359200
Registros del módulo lógico adaptativo (ALM)
1436800
Bucles con bloqueo de fase de tejido y E/S (PPL)
28
Memoria integrada máxima
62.96 Mb
Bloques de procesamiento de señal digital (DSP)
352
Formato de procesamiento de señal digital (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
Controladores de memoria física
No
Interfaces de memoria externa (EMIF)
DDR, DDR2, DDR3, QDR II, QDR II+, RLDRAM II, RLDRAM 3

Especificaciones de E/S

Recuento máximo de E/S de usuarios
840
Compatibilidad con normas de E/S
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
Pares LVDS máximos
420

Especificaciones de paquete

Opciones de embalaje
F1517, F1932

Información complementaria