PI FPGA EMIF DDR5/DDR4 y LPDDR5/LPDDR4
DDR4 y DDR5 ofrecen un mayor ancho de banda y un mejor desempeño con respecto a las generaciones anteriores, y DDR5 proporciona mejoras adicionales en velocidad y eficiencia energética. LPDDR4 y LPDDR5 están optimizados para un bajo consumo de energía, lo que los hace ideales para aplicaciones integradas, ya que LPDDR5 ofrece velocidades de datos aún más rápidas y una mejor administración de energía. Cuando se integran con Altera FPGAs estas tecnologías de memoria permiten un procesamiento de datos más rápido y un uso de energía más eficiente para una amplia gama de aplicaciones, incluyendo redes, nube y perímetro.
La protección del controlador y la PHY ofrece varias ventajas, como las siguientes:
- Ciclos de desarrollo más cortos y menor tiempo para comercialización debido a la temporización previa al cierre
- Más recursos de lógica de tejido FPGA disponibles para aplicaciones de usuarios
- Mayor fmáx, eficiencia y latencia
- Solución de bajo consumo
Utilice estas ventajas en dispositivos Agilex™ 3, 5 y 7, dispositivos Stratix® 10 y Arria® 10 FPGAs en diversas aplicaciones: industrial, inalámbrica/alámbrica, transmisión, médica, venta minorista, medición de pruebas y más.
Vigilancia | Se incluye en el software de diseño Quartus® Prime | Códigos de pedido |
---|---|---|
Núcleo de PI de FPGA de DDR5 y DDR4 EMIF | Sí | No se requiere código de pedido |
Características y protocolos de EMIF
Característica |
Agilex™ 3 FPGAs | Agilex™ 5 FPGAs |
FPGA Agilex™ 7 serie M |
FPGA Agilex™ 7 series I y F |
Stratix® 10 FPGA |
---|---|---|---|---|---|
DDR5 |
No | Sí |
Sí |
No |
No |
LPDDR5 |
No | Sí |
Sí |
No |
No |
DDR4 |
No | Sí |
Sí |
Sí |
Sí |
LPDDR4 |
Sí | Sí |
No |
No |
No |
QDRIV |
No | No |
No |
Sí |
Sí |
Ancho máximo de interfaz |
X32 (LPDDR4) | X72 (DDR4) |
X80 (DDR5) |
X72 (DDR4) |
X72 (DDR4) |
Tasa máxima de interfaz |
2133 Mbps | 4667 Mbps (LPDDR5) |
5600 Mbps (DDR5) |
3200 Mbps |
2666 Mbps |
Rangos máximos admitidos |
2 | 2 |
2 |
4 |
4 |
Características de depuración
Las características del kit de herramientas de depuración EMIF incluyen las siguientes capacidades de depuración básicas y de avanzada:
- Revisión del margen de calibración, el estado, la demora de pines y la configuración VREF
- Calibración de reejecución, generador de tráfico y margen de controladores
- Actualización de la configuración de demora y la configuración de finalización
- Generador de tráfico configurable para enviar patrones de tráfico de prueba
Agilex™ 5 FPGA IP de interfaces de memoria externa en acción
Mira la demostración sobre las interfaces de memoria externa de alta velocidad que ofrecemos en los dispositivos Agilex 5.
Enlaces relacionados
Recursos adicionales
Encontrar PI
Encuentre el núcleo de propiedad intelectual Altera® FPGA adecuado para sus necesidades.
Asistencia técnica
Para obtener asistencia técnica sobre este núcleo de PI, visite Recursos de asistencia o Asistencia técnica Premier Intel®. También puede buscar temas relacionados con esta función en el Centro de conocimiento y en las Comunidades.
Evaluación y compra de PI
Información sobre el modo de evaluación y la compra para núcleos de propiedad intelectual Altera® FPGA.
IP Base Suite
Licencias gratuitas para Altera® FPGA IP Core con una licencia activa para el software Quartus® Prime Standard o Pro Edition.
Ejemplos de diseño
Descargue ejemplos de diseño y diseños de referencia para dispositivos Altera® FPGA.
Comuníquese con ventas
Póngase en contacto con el departamento de ventas para cubrir sus necesidades de diseño y aceleración con productos FPGA Altera®.