IP físico de PCIe F-Tile
La IP física de F-Tile Intel® es compatible con configuraciones PCIe* de hasta 4.0 x16 en los modos de evasión de capa de transacciones (TL), Endpoint (EP) y Puerto raíz (RP). F-Tile funciona como un mosaico compañero para dispositivos Agilex™ 7.
F-Tile es el sucesor de P-Tile y es compatible de forma nativa con configuraciones PCIe 3.0 y 4.0.
Leer la guía del usuario de Intel® FPGA IP de F-Tile Avalon® Streaming para PCIe ›
Lea la guía del usuario de ejemplos de diseño de F-Tile Avalon® Streaming Intel® FPGA IP para PCIe ›
IP físico de PCIe F-Tile
Cumplimiento de estándares y especificaciones
- Revisión de especificación de la base PCIe 4.0
- Especificación de virtualización y uso compartido de E/S de raíz única, Rev. 1.1
- Servicios de traducción de dirección, Revisión 1.1
- Interfaz PHY para arquitecturas PCIe, versión 4.0
- Versión 1.0 de dispositivo de E/S virtual (VIRTIO)
Funciones
- Incluye una pila de protocolos completa, incluidas las capas de transacción, de enlace de datos y las capas físicas implementadas como IP física
- Compatibilidad con el modo PIPE
- Compatible de forma nativa con configuraciones de PCIe* 4.0/3.0 y admite configuraciones 2.0/1.0 mediante el entrenamiento descendente del enlace
- Compatible con los modos Puerto raíz y Endpoint
- Compatibilidad con el modo TL-Bypass que habilita la funcionalidad Up-port o Down-port para trabajar con IP de conmutador PCIe basado en estructura
- Varios modos EP y RP multienlace en configuraciones x8 y x4 de menor ancho disponibles
- Tamaño de carga máxima (MPS) de hasta 512 bytes
- Tamaño de solicitud de lectura máximo (MRRS) de hasta 4096 bytes (4 KB)
- Compatibilidad con el canal virtual único (VC)
- Compatible con rangos de tiempo de espera de finalización a través de la interfaz de tiempo de espera de finalización
- Operaciones atómicas (FetchAdd/Swap/CAS)
- Compatibilidad con varios modos de temporización: reloj de referencia común (refclk), reloj de referencia independiente (refclk) con y sin espectro de propagación (SRIS, SRNS)
- Informes de errores avanzados
- Gestión de tiempo de precisión (PTM)
- Generación y verificación de ECRC
- Compatible con estados de alimentación PCIe D0 y D3
- Marginación de carriles en el receptor
- Detección de presencia de retimers
- Compatible con el modo autónomo de IP física que permite que el PCIe de la IP física se comunique con el host antes de completar la configuración de la FPGA y la entrada al modo de usuario
- Configuración del núcleo de FPGA a través de un enlace PCIe (CVP Init y actualización de CVP) y reconfiguración parcial (PR) a través de un enlace PCIe
Características multifunción y virtualización
- Compatibilidad con SR-IOV (8 PF, 2K VF por cada punto final)
- Compatible con VirtIO a través de la interfaz de interceptación de configuración
- Compatibilidad con E/S escalable y memoria virtual compartida (SVM)
- Servicio de control de acceso (ACS)
- Interpretación de identificación de enrutación alternativa (ARI)
- Reinicio de nivel de función (FLR)
- Compatibilidad con la sugerencia de procesamiento de TLP (TPH)
- Servicios de traducción de dirección (ATS)
- Identificación de espacio de dirección del proceso (PasID)
Características de la interfaz de usuario
- Interfaz de Avalon® Streaming (Avalon-ST)
- Interfaz de paquetes de usuario con encabezado, datos y prefijo independientes
- Interfaz de paquetes de usuario con segmentación dual con la capacidad de manejar hasta dos TLPs en cualquier ciclo (solo núcleo x16)
- Asistencia de etiquetas extendida
- Compatibilidad con etiquetas de 10 bits (máximo de 768 etiquetas pendientes (x16) / 512 etiquetas pendientes (x8/x4) en cualquier momento, para todas las funciones combinadas)
Características de depuración de IP
- Características del kit de herramientas de depuración:
- Información de protocolo y estado del enlace
- Capacidades de depuración básica y avanzada, incluido el acceso al registro PMA y la capacidad de visualización de Ojos
Asistencia para controladores
- Controladores de dispositivos Ubuntu
Enlaces relacionados
Documentación
Asistencia para el kit de desarrollo de dispositivo y hardware
Recursos adicionales
Encontrar PI
Encuentre el núcleo de propiedad intelectual Altera® FPGA adecuado para sus necesidades.
Asistencia técnica
Para obtener asistencia técnica sobre este núcleo de PI, visite Recursos de asistencia o Asistencia técnica Premier Intel®. También puede buscar temas relacionados con esta función en el Centro de conocimiento y en las Comunidades.
Evaluación y compra de PI
Información sobre el modo de evaluación y la compra para núcleos de propiedad intelectual Altera® FPGA.
IP Base Suite
Licencias gratuitas para Altera® FPGA IP Core con una licencia activa para el software Quartus® Prime Standard o Pro Edition.
Ejemplos de diseño
Descargue ejemplos de diseño y diseños de referencia para dispositivos Altera® FPGA.
Comuníquese con ventas
Póngase en contacto con el departamento de ventas para cubrir sus necesidades de diseño y aceleración con productos FPGA Altera®.