IP de MIPI D-PHY
Interfaz de procesador industrial móvil (MIPI) D-PHY es compatible con las FPGAs Agilex™ 5 y Agilex™ 3, lo que permite la transmisión y recepción de datos a través de la interfaz de protocolo PHY (PPI) para conectarse con aplicaciones de interfaz serie de cámara (CSI) e interfaz serie de pantalla (DSI).
MIPI D-PHY
La característica de MIPI D-PHY admite los modos de alta velocidad (HS) y bajo consumo de energía (LP), y permite la interfaz directa con el componente de conformidad con D-PHY, sin componentes externos.
Compatible con la señalización de bajo consumo de energía y alta velocidad de hasta 3,5 Gbps* por carril.
Compatible con la interfaz AXI-Lite para una transmisión y recepción de video sin problemas.
Habilita las configuraciones multicarril unidireccionales de 1, 2, 4 u 8 carriles.
MIPI CSI-2
- Reducción de latencia y eficiencia de transporte (LRTE) para la incorporación de sensores de imagen sin aumentar el costo total del sistema.
- Compresión por modulación de impulsos codificados diferenciales (DPCM) para una compresión perfecta de imágenes HD para aplicaciones de misión crítica.
- Reducción de la cantidad de cables en un sistema como IoT mediante el uso de un enlace serial unificado (USL).
- La codificación reduce las emisiones de densidad espectral de potencia (PSD) para canales más largos.
MIPI DSI-2
- Compatibilidad con alta resolución: MIPI DSI-2 admite pantallas de alta resolución, incluidas resoluciones 4K, 5K UHD+ y 8K UHD
- Cumplimiento de VESA DISPLAY COMPRESSION-M (VDC-M): cumple con VESA VDC-M 1.2, y admite varios mecanismos de codificación como BP, transform, MPP, MPP fallback y BP skip
- Formatos de entrada de video flexibles: Admite 8, 10 o 12 bits por componente de video, con muestreo 4:4:4 para RGB y muestreo 4:4:4, 4:2:2 y 4:2:0 para formatos de entrada de video YCbCr
- Alto rendimiento de píxeles: capaz de procesar dos píxeles por reloj por codificador de corte duro, con instancias de codificador de corte paralelo parametrizables para adaptarse a diferentes resoluciones de pantalla
*Solo en dispositivos FPGA Agilex™ 5 serie D y serie E grupo A.
- Transmisión en línea de imágenes y videos en 4K y 8K.
- Automotriz: ADAS, información y entretenimiento en dentro del vehículo, electrificación y redes.
- Conectividad e imágenes de sensores en plataformas robóticas y vehículos aéreos no tripulados.
- Auriculares de realidad virtual, drones y robots con cámara.
Vigilancia |
Se incluye con la compra del software de diseño Intel® Quartus® Prime | Códigos de pedido |
---|---|---|
IP de MIPI D-PHY IP de MIPI CSI-2 MIPI DSI-2 IP |
Sí | No se necesita código |
Recursos adicionales
Encontrar PI
Encuentre el núcleo de propiedad intelectual Altera® FPGA adecuado para sus necesidades.
Asistencia técnica
Para obtener asistencia técnica sobre este núcleo de PI, visite Recursos de asistencia o Asistencia técnica Premier Intel®. También puede buscar temas relacionados con esta función en el Centro de conocimiento y en las Comunidades.
Evaluación y compra de PI
Información sobre el modo de evaluación y la compra para núcleos de propiedad intelectual Altera® FPGA.
IP Base Suite
Licencias gratuitas para Altera® FPGA IP Core con una licencia activa para el software Quartus® Prime Standard o Pro Edition.
Ejemplos de diseño
Descargue ejemplos de diseño y diseños de referencia para dispositivos Altera® FPGA.
Comuníquese con ventas
Póngase en contacto con el departamento de ventas para cubrir sus necesidades de diseño y aceleración con productos FPGA Altera®.