Propiedad intelectual de FPGA Intel®

En la cartera de propiedad intelectual (PI) de Intel® FPGA se abarca una gran variedad de aplicaciones con su combinación de núcleos de PI suaves y de hardening, y diseños de referencia. Nuestros socios de PI (a través de Intel® Partner Alliance) contribuyen en esta cartera y ofrecen soluciones alternativas.

Propiedad intelectual de FPGA Intel®

Maximice el desempeño y la productividad gracias a la cartera de PI de Intel y Socios

En la cartera de propiedad intelectual (PI) de Intel® FPGA se incluye una combinación única de núcleos de PI suaves y de hardening junto con diseños de referencia para complementar el desempeño y las estrategias de PI de sus aplicaciones. Además, nuestra selección sencilla de kits de desarrollo le ofrece la flexibilidad a fin de probar varios tipos de plataformas mediante una sola placa.

Asimismo, Intel simplificó el proceso de evaluación de PI gracias a la característica de modo de evaluación de Intel® FPGA IP con licencias sin dificultades. Además, Intel ofrece ejemplos de diseño generados de forma dinámica que utilizan su configuración de PI personalizada y crean una plataforma de pruebas de hardware lista para utilizar con el objeto de habilitar una verificación de funcionalidad y desempeño en el hardware. Todo esto está a su alcance. Para obtenerlo, solo debe descargar el software de diseño Intel® Quartus® Prime.

Novedades del software de diseño Intel® Quartus® Prime v21.1

PCI Express

  • PI de DMA de varios canales (MCDMA) en P-tile con características de virtualización de E/S de raíz única (SR-IOV) (FPGA Intel® Stratix® 10 DX/FPGA Intel® Agilex™).
  • Habilitación de PI de Avalon* Streaming en R-tile.
  • Varios ajustes de puerto raíz/endpoint/omisión de capa de transacción.
  • Modo PIPE (Interfaz PHY para PCI Express) en R-tile.
  • Habilitación de PI de Avalon* Streaming en F-tile.
  • Varios ajustes de puerto raíz/endpoint/omisión de capa de transacción.
  • Se requiere una licencia especial (INI) para todas las habilitaciones de PI R/F-tile; la guía del usuario está publicada en la biblioteca técnica de FPGA Intel® Agilex™ y de sistema integrado en chip.

Interlaken

  • Habilitación en F-tile: dos configuraciones: 8 de 12,5 Gbps (NRZ), 6 de 53 Gbps (PAM4).

JESD

  • Compatibilidad con JESD204C y JESD204C.1 en simulaciones y pruebas de conformidad.
  • Se agregó la compatibilidad con el modelo de pérdida de devolución de dispositivos de 2 puertos.

Transceptores

  • F-tile: compatibilidad mejorada con General-Purpose Transceiver (FGT) y High-Speed Transceiver (FHT) que incluyen una nueva GUI y la compatibilidad con el modelo de dispositivo más reciente.
  • Mejora del desempeño con la biblioteca central de matemáticas Intel® (MKL) y es compatible con CPUs multinúcleo.

CPRI

  • Compatibilidad con FPGA Intel® Agilex™ E-Tile SCTH (simulación, cierre de sincronización, compilación y validación H/w) para estas frecuencias de datos: 2.4576G, 4.9152 G, 9.8304G, 10.1376G, 24.33024G.
  • Compatibilidad con FPGA Intel® Agilex™ F-Tile SCT (simulación, cierre de sincronización, compilación y validación H/w) respecto de 4.9152G, 10.1376G, 12.1651G y 24.3302G.

ORAN

  • Compatibilidad con FPGA Intel® Agilex™ E-tile y F-tile SCT v3.0

Ethernet

  • Habilitación integral de PI Ethernet para F-tile.