La versión del navegador que esta usando no es la recomendada para este sitio. Para actualizar la última versión de su navegador haga clic en alguno de los siguientes enlaces.
La familia de FPGAs Cyclone® 10 LP de Intel® amplía el liderazgo de la serie de FPGAs Intel® Cyclone® en dispositivos de bajo costo y bajo consumo de energía. Ideal para funciones de gran volumen y sensibles a los costos, la FPGA Intel® Cyclone® 10 LP está diseñada para una amplia gama de aplicaciones lógicas generales.
Los crecientes requisitos de desempeño de los sistemas integrados actuales están impulsando la selección de microprocesadores. El desempeño del procesador, junto con sus interfaces fijas, a menudo influye en la selección de un procesador más grande que el requerido para admitir el conjunto de funciones de E/S que requiere el sistema. Una opción alternativa es usar un procesador óptimo con un FPGA complementario para la expansión de E/S para habilitar más funciones.
Intel® Cyclone® 10 LP FPGAs son ideales para este tipo de aplicación con una gama de bloques de IP, como I2C, interfaz periférica en serie (SPI), UART, bloques de E/S paralelos y paquetes que admiten más de 500 E/S. Permiten que el diseñador ajuste el diseño para que se adapte a las necesidades de las aplicaciones, en lugar de limitar el diseño a un conjunto periférico de procesador fijo o de aumentar el costo del sistema con un procesador más grande.
Interfaz de chip a chip
Intel® Cyclone® 10 LP FPGAs son una solución ideal para la interfaz entre ASSPs. Ejemplos como entre un sensor de imagen y procesadores host o entre el procesador y la pantalla. En ambos escenarios, el uso de un Intel® Cyclone® 10 FPGA LP permite a los diseñadores combinar la interfaz con el procesamiento de canalización de imágenes para aplicaciones en tiempo real que necesitan altas velocidades de cuadro, baja latencia y alto desempeño de procesamiento.
Un ejemplo de aplicación es donde un sensor de imagen CMOS captura imágenes sin procesar y envía los datos a través de varios tipos diferentes de interfaces: DVP, MIPI CSI o HiSPi a la FPGA. El FPGA se utiliza para procesar la imagen antes de pasar los datos a un procesador host. Un segundo ejemplo de interfaz de chip a chip es donde el FPGA se usa para interactuar entre una fuente de video y una pantalla LCD. Donde el procesamiento de video de los datos de la imagen de entrada puede ser necesario por varias razones y puede implementarse utilizando el paquete Video IP de Intel para funciones tales como:
Filtrado Demosaico y Bayer.
Conversión de un formato de datos a otro, ejemplo: YUV y RGB.
Escalado de un tamaño a otro: ejemplo: 1280x720 y 1920x1080.
Codificación/descodificación, filtrado, combinación, desentrelazado, recorte, etc.
Control del motor
Intel® Cyclone® 10 LP FPGA proporciona la flexibilidad para la interfaz de uso general con un recuento máximo de E/S de hasta 525 E/S de usuario. También brinda la capacidad no solo de respaldar las diversas necesidades de unidades de nuestros clientes, sino también de diferenciar sus aplicaciones de alto volumen.
Además de facilitar la implementación y soporte para una amplia variedad de protocolos de Ethernet industrial. El tejido Intel® Cyclone® 10 LP FPGA también se aprovecha para implementar modulador de ancho de pulso (PWM) e interfaces de codificador, que cuando se repite varias veces en paralelo, permite el control de varios ejes.
El algoritmo de control de campo orientado (FOC) de Intel junto con el núcleo IP de supresión de vibraciones implementado en la estructura Intel® Cyclone® 10 LP FPGA permite acelerar el desempeño y reducir la latencia. También ofrece la opción de descargar y liberar el procesador Nios® II para otras tareas.
Explore el software Quartus® Prime y nuestro conjunto de herramientas de mejora de la productividad para ayudarle a completar rápidamente sus diseños de hardware y software.