Cyclone® 10 LP FPGA
La FPGA de bajo consumo Cyclone® 10 amplía el liderazgo de la serie de FPGAs Cyclone® en dispositivos de bajo consumo dirigidos a aplicaciones de alto volumen y sensibles a los costos.
Ideal para aplicaciones de alto volumen y sensibles a los costos
Beneficios
La mitad de potencia con la mitad del costo1
Ideal para funciones de alto volumen y sensibles a los costos, la FPGA de bajo consumo Cyclone® 10 está diseñada para un amplio espectro y se adapta a aplicaciones finales inteligentes y conectadas en muchos segmentos de mercado.
Reduzca los costos de su sistema
Todas las FPGAs de bajo consumo Cyclone® 10 requieren solo fuentes de alimentación de dos núcleos para su funcionamiento, lo que simplifica su red de distribución de energía y le ahorra costos de placa, espacio de placa y tiempo de diseño. Esto le permite diseñar un sistema de menor costo.
Reduce el consumo eléctrico
La FPGA de bajo consumo Cyclone® 10, hecha mediante una tecnología de procesamiento de 60 nm con optimización de energía, amplía el liderazgo de bajo consumo de energía de la generación anterior de FPGAs Cyclone® V. Los dispositivos de última generación reducen la energía estática del núcleo hasta en un 50 % en comparación con las generaciones anteriores.
Aplicaciones
Sistemas integrados
Los crecientes requisitos de desempeño de los sistemas integrados actuales están impulsando la selección de microprocesadores. Las FPGAs de bajo consumo Cyclone® 10 son ideales para estas aplicaciones. Con una gama de bloques de propiedad intelectual (PI), como I2C, interfaz periférica en serie (SPI), UART, bloques de E/S paralelos y paquetes que admiten más de 500 E/S, los diseñadores pueden adaptarse a las necesidades de las aplicaciones.
Interfaz de chip a chip
Las FPGAs de bajo consumo Cyclone® 10 son una solución ideal para interconectar productos estándar específicos de aplicación (ASSPs). Estos dispositivos les permiten a los diseñadores combinar la interfaz con el procesamiento de canales de imágenes para las aplicaciones en tiempo real que necesitan altas velocidades de fotogramas, baja latencia y alto rendimiento de procesamiento.
Control del motor
Estas FPGAs ofrecen flexibilidad para las interfaces de uso general con un número máximo de E/S de usuario de hasta 525, al tiempo que satisfacen las diversas necesidades de unidades del cliente. Estos dispositivos admiten una amplia variedad de protocolos Ethernet industriales y se aprovechan para implementar interfaces de moduladores de ancho de pulso (PWM) y de codificadores, que cuando se repiten varias veces en paralelo, permiten un control de varios ejes.
Características principales
Multiplicadores integrados
Cada bloque multiplicador integrado en los dispositivos admite un multiplicador individual de 18 × 18 bits o dos multiplicadores individuales de 9 × 9 bits. Bloques multiplicadores en cascada para formar estructuras lógicas más amplias o profundas.
Elementos lógicos y bloques de matriz lógica
El bloque de matriz lógica (LAB) consta de 16 elementos lógicos (LEs), cada uno con cuatro entradas, una tabla de búsqueda de cuatro entradas (LUT), un registro y lógica de salida. La LUT de cuatro entradas es un generador de funciones que puede implementar cualquier función con cuatro variables.
Bloques de memoria integrados
La estructura de memoria integrada consiste en columnas de bloques de memoria M9K. Cada bloque de memoria M9K del dispositivo proporciona 9 Kb de memoria en chip.
Single Event Upset (SEU)
La función de detección de errores de comprobación de redundancia cíclica (CRC) puede comprobar la existencia de SEUs de forma continua, lo que confirma automáticamente la precisión de los datos de configuración almacenados en el dispositivo y alerta al sistema sobre la ocurrencia de un error de configuración.
Recursos adicionales
Explore más contenido relacionado con dispositivos FPGA Altera® como placas de desarrollo, propiedad intelectual, asistencia y más.
Recursos de asistencia
Centro de recursos de entrenamiento, documentación, descargas, herramientas y opciones de asistencia.
Placas de desarrollo
Comience con nuestra FPGA y acelere su tiempo de comercialización con hardware y diseños validados por Altera.
Propiedad intelectual
Reduzca el tiempo de su ciclo de diseño con un amplio portafolio de núcleos IP y diseños de referencia validados por Altera.
Software de diseño de FPGA
Explore el software Quartus® Prime y nuestro conjunto de herramientas de mejora de la productividad para ayudarle a completar rápidamente sus diseños de hardware y software.
Comuníquese con ventas
Póngase en contacto con el departamento de ventas para cubrir sus necesidades de diseño y aceleración con productos FPGA Altera®.
Dónde comprar
Comuníquese hoy con un Distribuidor Autorizado Altera®.
Información sobre productos y desempeño
Las pruebas miden el desempeño de los componentes en una prueba en particular, en sistemas específicos. Cualquier diferencia en el hardware, el software o la configuración del sistema podría afectar el desempeño real. Consulte otras fuentes de información con el fin de evaluar el desempeño que está pensando en adquirir. Para obtener más información acerca del rendimiento y los resultados de los análisis de referencia, visite www.intel.com/benchmarks