FPGA Arria® V y dispositivo de sistema integrado en chip FPGA

La familia FPGA Arria® V ofrece el ancho de banda más alto y la energía total más baja para aplicaciones de rango medio, como unidades de radio remotas, tarjetas de línea 10G/40G y equipos de transmisión de estudio. Hay cinco variantes específicas, incluidas las variantes dispositivo de sistema integrado en chip con un sistema de procesador duro (HPS) ARM* Cortex*-A9 de doble núcleo para satisfacer mejor sus necesidades de desempeño, energía e integración.

Consulte también: FPGA Arria® V Software de diseño, Tienda de diseño, Descargas, ComunidadyAsistencia

FPGA Arria® V y dispositivo de sistema integrado en chip FPGA

Dispositivo Todos los dispositivos FPGA dispositivo de sistema integrado en chip Arria® V (SX, ST)
Procesador

Procesador ARM* Cortex*-A9 MPCore* de doble núcleo con tecnología de depuración y rastreo ARM* CoreSight*

  • Frecuencia de reloj de CPU de 1,05 GHz en grado de velocidad -I3
  • Frecuencia de reloj de CPU de 925 MHz en grado de velocidad -C4
  • Frecuencia de reloj de CPU de 800 MHz en grados de velocidad -C5, -I5
  • Frecuencia de reloj de CPU de 700 MHz en grado de velocidad -C6
Coprocesadores Motor de procesamiento de medios ARM* NEON* con unidad de punto flotante de doble precisión de Vector Floating-Point (VFP) v3 para cada procesador, unidad de control Snoop (SCU), puerto de coherencia de aceleración (ACP)
Caché de nivel 1 Caché de instrucciones L1 de 32 KB, caché de datos L1 de 32 KB
Caché de nivel 2 Caché L2 compartida de 512 KB
Memoria en chip 64 KB de RAM en chip, 64 KB de ROM en chip
Controlador de memoria física HPS

Controlador SDRAM multipuerto compatible con DDR2, DDR3, DDR3L y LPDDR2 con compatibilidad opcional con código de corrección de errores (ECC)
Interfaz de memoria externa de 533 MHz/1066 Mbps
Ancho de memoria configurable por el usuario de 8, 16, 16+ECC, 32, 32+EEC
Rango de direcciones de hasta 4 GB, con control de protección de memoria incorporado

Controlador flash de interfaz periférica en serie cuádruple (SPI) Admite dispositivos flash NOR seriales SPIx1, SPIx2 o SPIx4 (quad SPI)
Hasta cuatro selecciones de chips
Controlador SD/SDIO/MMC

Admite SD, eSD, SDIO, eSDIO, MMC, eMMC y CE-ATA con DMA integrado

Controlador flash NAND Admite dispositivos flash ONFI 1.0 NAND de 8 bits
ECC de hardware programable para dispositivos de celda de un solo nivel (SLC) y celda de varios niveles (MLC)
Controlador de acceso a medios Ethernet (EMAC) 2 x 10/100/1000 EMAC con interfaz PHY externa RGMII y DMA integrado
Controlador USB portátil (OTG) 2 controladores USB 2.0 OTG con interfaz PHY externa ULPI y DMA integrado
Controlador UART 2 x UART 16550 compatibles
Controlador SPI 2 x SPI maestros
2 x SPI subordinados
Controlador I2C 4 x I2C
E/S de propósito general (GPIO) Hasta 71 GPIO y 14 pines de solo entrada, con antirrebote digital y modo de interrupción configurable
Controlador de acceso directo a memoria (DMA) Acceso directo a memoria (DMA) de 8 canales.
Admite control de flujo con 31 interfaces de protocolo de enlace periférico
Temporizadores Intervalo privado y temporizador de vigilancia para cada procesador
Temporizador global para el subsistema del procesador
Temporizadores de propósito general 4X
2 temporizadores de vigilancia
Máxima E/S HPS 208
Bucles de bloqueo de fase HPS (PLL) 3