FPGA Intel® Cyclone® 10 10CL040

Especificaciones

Especificaciones de exportación

Elementos fundamentales

Especificaciones de E/S

Especificaciones de paquete

Información complementaria

Pedidos y cumplimiento

Información sobre especificaciones y pedidos

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484I7G

  • MM# 965238
  • Código de especif. SR4CV
  • Código de pedido 10CL040YF484I7G
  • Versión A1
  • ID de contenido de MDDS 701989744647

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484I7G

  • MM# 965239
  • Código de especif. SR4CW
  • Código de pedido 10CL040YU484I7G
  • Versión A1
  • ID de contenido de MDDS 698861745445

Intel® Cyclone® 10 10CL040 FPGA 10CL040ZF484I8G

  • MM# 965240
  • Código de especif. SR4CX
  • Código de pedido 10CL040ZF484I8G
  • Versión A1
  • ID de contenido de MDDS 691872

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484C6G

  • MM# 965472
  • Código de especif. SR4KH
  • Código de pedido 10CL040YF484C6G
  • Versión A1
  • ID de contenido de MDDS 697493745801

Intel® Cyclone® 10 10CL040 FPGA 10CL040ZU484I8G

  • MM# 967115
  • Código de especif. SR5YP
  • Código de pedido 10CL040ZU484I8G
  • Versión A1
  • ID de contenido de MDDS 691662

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484C8G

  • MM# 967738
  • Código de especif. SR6GM
  • Código de pedido 10CL040YU484C8G
  • Versión A1
  • ID de contenido de MDDS 695960745795

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484C6G

  • MM# 968801
  • Código de especif. SR7D1
  • Código de pedido 10CL040YU484C6G
  • Versión A1
  • ID de contenido de MDDS 695007745376

Intel® Cyclone® 10 10CL040 FPGA 10CL040YF484C8G

  • MM# 973651
  • Código de especif. SRBJN
  • Código de pedido 10CL040YF484C8G
  • Versión A1
  • ID de contenido de MDDS 694826746321

Intel® Cyclone® 10 10CL040 FPGA 10CL040YU484A7G

  • MM# 999A2G
  • Código de especif. SRF4W
  • Código de pedido 10CL040YU484A7G
  • Versión A1
  • ID de contenido de MDDS 691703744094

Información de cumplimiento de la normativa comercial

  • ECCN 3A991
  • CCATS NA
  • US HTS 8542390001

Información sobre PCN

SRBJN

SR7D1

SR4KH

SR5YP

SR6GM

SR4CX

SRF4W

SR4CW

SR4CV

Controladores y software

Software y controladores más recientes

Descargas disponibles:
Todas

Nombre

Página / Ver todo

Fecha de lanzamiento

La fecha en que se presentó inicialmente el producto.

Litografía

Litografía se refiere a la tecnología de semiconducción que se utiliza para fabricar el circuito integrado, indicada en nanómetros (nm), y es un indicador del tamaño de las funciones incluidas en el semiconductor.

Elementos lógicos (LE)

Los elementos lógicos (LE) son las unidades de lógica más pequeñas de la arquitectura Intel® FPGA. Los LE son compactos y proporcionan características avanzadas con un uso lógico eficiente.

Bucles con bloqueo de fase de tejido y E/S (PPL)

Los PLL de tejido y E/S se utilizan para simplificar el diseño y la implementación de las redes de relojes del tejido de FPGA Intel®, y también las redes de relojes asociadas con las celdas de E/S en el dispositivo.

Memoria integrada máxima

La capacidad total de todos los bloques de memoria integrados en el tejido programable del dispositivo FPGA Intel®.

Bloques de procesamiento de señal digital (DSP)

El bloque de procesamiento de señal digital (DSP, por sus siglas en inglés) es el componente matemático básico en los dispositivos FPGA Intel® compatibles y contiene acumuladores y multiplicadores de alto desempeño para implementar una variedad de funciones de procesamiento de señales digitales.

Formato de procesamiento de señal digital (DSP)

Según la familia de dispositivos FPGA Intel®, el bloque DSP es compatible con diferentes formatos como punto flotante duro, punto fijo duro, multiplicar y acumular, y solo multiplicar.

Recuento máximo de E/S de usuarios

El número máximo de pines de E/S de propósito general en el dispositivo FPGA Intel®, en el paquete más grande.
† El recuento real puede ser menor según el paquete.

Compatibilidad con normas de E/S

Los estándares de interfaz de E/S de propósito general compatibles con el dispositivo FPGA Intel®.

Pares LVDS máximos

El número máximo de pares de LVDS que se pueden configurar en el dispositivo FPGA Intel®, en el paquete más grande. Consulte la documentación del dispositivo para conocer el recuento real de pares de RX y TX LVDS, por tipo de paquete.

Opciones de embalaje

Los dispositivos FPGA Intel® están disponibles en diferentes tamaños de paquetes, con diferentes cantidades de E/S y transceptores, para satisfacer los requisitos de sistema del cliente.