• <Inicio

Chipset Intel® E7500

Chipset Intel® E7500

El chipset Intel® E7500, un chipset de volumen, es compatible con los sistemas para servidores con doble procesador (DP) optimizados para el procesador Intel® Xeon® con caché L2 de 512 KB y la microarquitectura Intel NetBurst®. El diseño del chipset Intel E7500 ofrece un ancho de banda máximo para el bus del sistema, la memoria y la E/S para mejorar el desempeño, la escalabilidad y la productividad de los usuarios finales, mientras que ofrece a su vez una transición sencilla a las tecnologías de servidor de siguiente generación.

Características y beneficios
Admite 2 procesadores Intel® Xeon® con caché L2 de 512 KB para sistemas para servidores con doble procesador Ofrece una plataforma que reúne la microarquitectura Intel NetBurst® y la tecnología Hyper-Threading del procesador Intel® Xeon® para brindar el mejor desempeño en su clase para cargas de trabajo pico de los servidores.
Capacidad para bus de sistema de 400 MHz Admite una plataforma equilibrada, de alto desempeño, al habilitar un ancho de banda de bus de sistema de 3,2 GB/s compatible con mayores anchos de banda de E/S y memoria.
Conexión de la arquitectura del concentrador Intel® 2.0 con el MCH Esta conexión de punto a punto entre el MCH y los 3 dispositivos P64H2 ofrece un ancho de banda superior a 1 GB/s. La protección de corrección de código de errores (ECC), combinada con altas tasas de transferencia de datos, admite segmentos de E/S con mayor confiabilidad y un acceso más rápido a redes de alta velocidad.
Concentrador de controladores de PCI/PCI-X -2 de 64 bits Introduce el desempeño PCI/PCI-X de próxima generación y mejora significativamente la flexibilidad de la plataforma. Dos segmentos PCI-X de 64 bits y 133 MHz y dos controladores de conexión en funcionamiento (1 por segmento) para cada P64H2 permiten hasta 6 buses PCI-X por sistema.
Interfaz de memoria DDR-200 de doble canal Ofrece un ancho de banda de memoria máximo de 3,2 GB/s a través de una interfaz de memoria SDRAM de doble tasa de transferencia de datos (DDR) de 200 MHz y amplitud de 144 bits con densidades de hasta 512 megabits.
RASUM de plataforma avanzada Ofrece una plataforma más confiable con características como código de corrección de errores (ECC) de memoria con corrección de datos de dispositivo único (SDDC) de Intel® x4, limpieza de memoria de hardware, interfaz objetivo de MCH SMBus, ECC de interfaz de concentrador y la disponibilidad de información sobre estatus de errores mejorada mantenida a través del reinicio.

Información adicional: 1 2

Información sobre paquetes

Concentrador de controladores de memoria E7500 (MCH)

Tipo y tamaño de archivo:  PDF2131 KB

1005 Flip Chip-Ball Grid Array (FC-BGA)

Concentrador de controladores integrado 82801CA (ICH3-S)

Tipo y tamaño de archivo:  PDF2193 KB

Actualización de la especificacuión del concentrador de controladores de E/S Intel(R) 82801CA 3 (ICH3-S)

421 Ball Grid Array (BGA)

Controlador de PCI/PCI-X 82870P2 de 64 bits (P64H2)

Tipo y tamaño de archivo:  PDF1610 KB

567 Flip Chip-Ball Grid Array (FC-BGA)

Videos relacionados

Ver más videos

Información sobre productos y desempeño

open

1. Requiere un sistema habilitado para la tecnología Intel® Hyper-Threading (tecnología Intel® HT), consulte al fabricante de su equipo. El desempeño variará según el hardware y el software específicos que se utilicen. No disponible en el procesador Intel® Core™ i5-750. Para obtener más información y detalles sobre qué procesadores admiten la tecnología Hyper-Threading, visite http://www.intel.com/content/www/us/en/architecture-and-technology/hyper-threading/hyper-threading-technology.html.

2. En un dispositivo de memoria DDR x4, Intel® x4 SDDC (corrección de datos de dispositivo único) ofrece la detección y corrección de errores para los bits de datos 1, 2, 3 ó 4 dentro de un dispositivo único y ofrece la detección de errores de hasta 8 bits de datos dentro de dos dispositivos.